|
|
本帖最后由 思睿达小妹妹 于 2022-4-2 15:25 编辑 1 e+ c2 N( z7 g' A0 m
# M8 B9 F6 C2 J! d+ d' v1 `% C9 k
很多新入门的工程师对副边方案电压的计算很清楚,但是对原边方案电压计算的了解微乎其微。在原边方案中,已知输出电压、变压器次级及VCC匝比的情况下,如何计算所需要的FB引脚电阻?本文将为你揭晓。
& _" `( f9 L; P$ o, J
$ C7 B8 \$ b: I2 |) {以CR624X计算为列' ]* K( ~# P1 ?! b8 r0 @1 I& J% n
! r |( V h4 I5 C5 m6 D( ^先查看CR624X规格书得知,FB反馈环路阀值电压为2.0V。
6 r5 {1 S! ^6 D4 t5 M3 Z; `4 F2 t2 n3 C, c. q+ ?3 ]$ f5 A# _
" M: G* Z; U. ~& E. P
: ]# i" H# z5 m- u0 K4 Z
FB采样电路如图:
! F3 w2 B# R: ]8 _& @7 ]. h" b7 b4 c# ~ r
5 }/ k! n7 S; N- X& m: G3 v
6 C( |) s: L9 p/ m6 H
CR624X 通过电阻RUPPER和 RLOWER分压器采样辅助绕组去磁时间 2/3 处的电压,并保持到下一个采样周期。采样电压被送到 FB 脚与基准电压 2.0V 比较,误差被放大,误差放大器的输出脚电压反映了负载情况,通过控制 PWM 频率来调节输出电压,达到恒压目的。( A( G9 @; w" z& F/ \
( p" _* ]* q7 W8 p/ |
: N5 G( E" v1 J) E
1 r* s$ ] s( b) `& L9 p+ i: |3 m1 [当采样电压低于2.5V 最大时,开关频率被采样电压控制,通过输出电压去控制输出电流,达到恒流目的。
: {$ ]! F% L% o4 X; [0 x
/ j) A: e# H# J- u) \# r7 l5 i% m为了达到良好的负载调整率,CR624X 内部集成了线损补偿功能。
) b8 R2 u' k4 r b+ m
0 b, K5 d% N* \' \FB 端的采样电压由两部分组成:
: _6 F! C# S4 }2 \
8 j7 O& q/ @$ s% i8 I1、输出电压通过变压器绕组反馈到 FB 端的电压;
@& f" X. W0 F: q: u; @1 F2 ~9 z1 U `$ T& J ^ `
2、芯片内部线损补偿电流流过分压电阻所产生的电压,这个电流与开关管关断时间成正比,与负载电流成反比,所以使得由于输出负载电流变化而导致的输出电压变化能够得到有效补偿。
" [. U. Z% m; ^& T. V+ ^: j( f; i+ A5 ~8 f) D- B
最大补偿百分比为:* b+ l4 l+ v5 e! T% f7 M4 K
+ q4 o# j' ~# j# P7 ]. P$ ?- p; a, \
其中,ΔV为负载补偿电压,“Vo”为输出电压,IC 典型值为 45uA。
4 B2 O0 R. W" A% k7 f, F8 A* G9 w* C4 C- h
注意:
8 I% }) \) Z# e* n7 `$ o2 g5 i5 V. A
9 l: T+ ?- f# c1)RUPPER 和 RLOWER 采用精度为 1%的标准电阻。
0 z; q( P2 c* U& A Q+ \( ?
, t) `; Q5 s+ {( u/ }3 l( i# A9 R2)FB 脚到 IC 的 GND 最好加一个几十 pF的电容(一定要控制在 100pF 内),该电容作用在于平滑 FB 端采样电压平台波形,使采样电压更精确,以增加输出稳定性,且该电容靠近 FB端为宜。) i3 l! q8 E) k
8 s; m2 w& \6 \/ R3)若辅助绕组端负压过大,建议在FB脚对地加 1N4148,箝制MOS 导通时FB 脚上的负压,以减小此负压对芯片内部电路损伤的风险。
9 ]) |0 p8 n I/ i; o* p
- g$ G0 c' c1 n& ^0 J( _ |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有帐号?注册
x
|