|
|
多层线路板的设计生产比单双层线路板要复杂得多,一旦一个小细节出错,就会影响到整块板子的性能,正所谓“牵一发而动全身”。
5 ^" ~, s) X! A5 H/ @( d" x! f3 m: h0 r' b
那么深圳PCB多层线路板缺陷问题有什么分析?相信不少人是有疑问的,今天精科裕隆就跟大家解答一下!
& M) V8 c3 `$ E }5 M, g. E5 j2 \9 d9 U0 U- U
1、线路蚀刻不良所造成的线路变形问题
8 ~- l3 l) O' h( X1 |9 ~: q0 u' `/ ^/ t& P0 m' g
在多层线路板外层线路蚀刻时,如果铜箔稜线深入板面树脂相当深,蚀刻后密集线路区可能还会留有残铜,这些现象可能在蚀刻后并不容易察觉,但是在化镍浸金制程后却能发现线路或焊垫边缘长出变形的线路或金属区。
; F' {( f3 W% y* s5 p- [6 H: |$ A' P
这个问题有时候会被认为是残留或水洗不良的问题,但是实际上是线路蚀刻或是铜皮选择不当的问题。
: @ D$ ]% b5 k5 N+ {. W+ A) h- K4 v/ T: s" D4 l, W/ E5 ^
2、剥锡不良造成的金面露铜问题
- a- q, {) A! \& ]8 ^$ t: ?9 [6 W3 d" w+ T% S* j- |
蚀刻后的剥锡必须注意,是否尚留有剥除未尽的浅灰色介金属存在,如果确实没有去除干净,那么刷磨、酸洗、微蚀都可能无法完全去除,这将抑制化镍浸金反应的启动,如果反应完全无法启动就有可能会产生镀金面漏铜的现象。
5 O3 f# p" y" G1 j+ c4 ^
7 E) t$ x3 o( Q7 N; g3、无铜通孔孔壁残铜问题7 {) W% @$ Z2 G8 r$ G
5 M# [* | {! ^9 s. a! H
目前无铜通孔的做法,主要以全面镀铜后进行蚀刻去除,或用盖孔制程不让孔镀上锡,之后蚀刻将铜去除,但是蚀刻液并没有办法将钯金属去除,因此镍金仍然会在制程中吸附在孔壁上,对于孔壁不要金属的产品而言这是一个直接的困扰。
+ b( k% z8 T3 u' \5 n, L
0 }0 |$ _: q- |8 k3 T) ^6 Y+ h% K2 t目前部分多层线路板厂商推出的无化镍浸金困扰的化学铜制程,其实就是降低钯金属的浓度,让后续的镍金无法快速启镀,因此可以减少无铜通孔的制作困扰。" j( D/ `" I8 @2 x: G, f
7 e! g7 p+ ^: Z+ `: c6 g1 T! n$ C
但是这样的做法导致化学铜活性不足与孔破的潜在危机,在化学铜的操作范围方面会被缩小,也有一些厂商采用除钯做法,在剥锡槽后增加除钯药液处理,但是这样的做法在现行制程中必须要增加药液槽的设置,所以作业成本也会增加。
/ j) {1 b5 `+ M% S5 s$ [- n4 @! ^- X2 |" a& ~$ o
同时多数除钯系统有侵蚀铜的危险,而一些所谓的专用药水又有专利与成本的问题。另外一种做法是在剥锡前先以硫醇类药液钝化孔内的钯层,使后来的化镍浸金制程无法作用。
3 R9 N) h6 ^- E$ Z# K' y' f }# M3 P9 L& p5 { X1 O. I+ M
但是硫醇处理如果冲洗不洁,残留物就会带入剥锡槽使铜面沾上了硫化物,铜面的硫是化镍反应的致命伤,因而想要防止露铜的问题就十分困难,也因此,目前在无铜通孔方面的确切解决方案仍在发展中。
3 J: u- z8 @1 X3 R6 l7 r1 R. t6 l2 J
基本上铜面若非活性不足,就可能是单独铜垫面的负电性尚不够强无法启镀或是表面已遭污染无法反应所致。
; L% N2 \7 A; P5 H# Y$ h, L) n6 l6 [5 P2 Q, y- ~3 ~1 ]
以上就是精科裕隆小编给你们介绍的深圳PCB多层线路板缺陷问题有什么分析,希望大家看后有所帮助! |
|