|
|
从整个CODEC SoC视频监控编解码芯片发展过程来看,图像压缩技术快速发展推动了图像压缩标准的制定,从而促使嵌入式架构及ARM及X86信号CPU处理器得以应用在编解码芯片平台上,DSP数字信号处理器的高性能和低功耗的可编程设计,让SoC成为嵌入式图像压缩的理想平台。在这样的通用平台上集成多个不同的图像界面以及I/O接口,让SoC得以发展成为目前备受关注的多媒体处理器,以应对监控产品的推陈出新。SoC除了具有高速的ARM或x86及DSP核心系统之外,视频辅助与子系统的处理器如高清输出端口及报警门禁I/O或是画面多媒体处理器也被加入到其中,这也是目前编解码芯片越来越明确的发展趋势。% g* S4 ~& _# A& D, Q) A ~
( o$ v0 E* b: B& K
在智能分析和高清成为主流需求的情况下,除了DSP应对一般的图像处理之外,FPGA运算优势也逐渐被重视并被纳入协处理器中。随着智能监控项目的增加,以FPGA的高速运算搭配DSP的良好信号处理能力得到重视。FPGA可以在复杂的图像处理方面代替DSP,例如视频分析及各种宽动态范围的图像压缩处理等。对于高清图像处理来说,FPGA更能提供自动曝光、自动白平衡、宽动态范围等功能,以往DSP费力应对,只要在芯片架构中加入FPGA就可以完成复杂的矩阵运算,这样使得编解码部分更具有灵活的扩展性。目前,大部分的高端监控设备已经在朝这个方向发展。
, H; Y/ S7 w$ p! R! S( z1 {4 B, ]9 g6 y; g' x& l
SoC编解码芯片的技术发展必须包括传感器(CCD或CMOS)、图像处理器(ISP)、图像压缩编解码及网络传输,当然,也不可以忽略高清信号格式HDcctv的发展或SLOC的局部整合。厂商常说——没有一颗图像编解码单芯片CODEC SoC可以完完全全地满足所有的数字视频监控需求,除非那是一颗已完备得可以应付任何监控系统要求,以及满足一切应用需求的单芯片。
. }) N. @% E( g4 o! Y
0 B2 k/ L* V* Z( _本文来源于CPS中安网:http://cctv.cps.com.cn/market_analysis/2012/0302/zNMDAwMDM3OTAzNw.html
, e( a# w6 h& T" H3 q' | |
|